最新微软官方MSDN原版Win10系统下载

当前位置:主页 > U盘装系统 > U盘装win7系统 >

运算放大器使用必须遵循的六条军规

时间:2024-02-07    来源:九州体育    人气:

本文摘要:运算放大器是作为最标准化的仿真器件,普遍用作信号转换调理、ADC取样前端、电源电路等场合中。虽然运放外围电路非常简单,不过在用于过程中还是有很多必须留意的地方。 1、留意输出电压否若然 图1是ADI的OP07数据表中的输出电气特性的一部分,可以看见在电源电压15V的条件下,输出电压的范围是13.5V,如果输出电压超出范围,那么运放就不会工作不长时间,经常出现一些意料不到的情况。

九州体育

运算放大器是作为最标准化的仿真器件,普遍用作信号转换调理、ADC取样前端、电源电路等场合中。虽然运放外围电路非常简单,不过在用于过程中还是有很多必须留意的地方。  1、留意输出电压否若然  图1是ADI的OP07数据表中的输出电气特性的一部分,可以看见在电源电压15V的条件下,输出电压的范围是13.5V,如果输出电压超出范围,那么运放就不会工作不长时间,经常出现一些意料不到的情况。  而有一些运放标示的不是输出电压范围,而是共模输出电压范围,如图1-2是TI的TLC2272数据表的一部分,在单电源+5V的条件下,共模输出范围是0-3.5V.只不过由于运放长时间工作时,同相端和转换器末端输出电压基本是完全一致的(虚短虚断),所以输出电压范围与共模输出电压范围都是一样的意思。

图1-1图1-2  2、不要在运放输入必要并相接电容  在直流信号缩放电路中,有时候为了减少噪声,必要在运放输入并接去耦电容(如图2-1)。虽然缩放的是直流信号,但是这样做到是很不安全性的。当有一个阶跃信号输出或者上电瞬间,运放输入电流不会较为大,而且电容不会转变环路的振幅特性,造成电路自激振荡,这是我们不不愿看见的。

  准确的去耦电容应当要构成RC电路,就是在运放的输入末端再行串入一个电阻,然后再并接去耦电容(如图2-2)。这样做到可以大大缩减运放输入瞬间电流,也会影响环路的振幅特性,可以防止波动。  3、不要在缩放电路对系统电路并相接电容  如图3-1右图,某种程度是一个用作直流信号缩放的电路,为了去耦,不小心把电容并收到了对系统电路,对系统信号的振幅再次发生了转变,很更容易就不会再次发生波动。

九州体育

所以,在缩放电路中,对系统电路无法重新加入任何影响信号振幅的电路。由此伸延至稳压电源电路,如图3-2,并接上对系统脚的C3是错误的。为了减少纹波,可以把C3与R1并联,必要减小纹波的负反馈起到,诱导输入纹波。  4、留意运放的输入摆幅  任何运放都不有可能是理想运放,输入电压都不有可能超过电源电压,一般基于MOS的运放都是轨对轨运敲,在3组情况下输入可以超过电源电压,但是输入都会带上一定的阻抗,阻抗越大,输入迫降就越多。

九州体育

基于三极管的运放输入幅度的相对值更加小,有的运放输入幅度比电源电压要小2~6V,比如NE5532.图4-1就是TI的TLC2272在+5V供电的输出特性,它归属于轨对轨运敲,如果用该器件作为ADC取样的前级缩放(如图4-2),单电源+5V供电,那么当输出相似0V的时候,输出和输入显得非线性的了。解决问题的方法是引进胜电源,比如在4脚重新加入-1V的负电源,这样在整个输出范围内,输入与输出都是线性的了。  5、留意对系统电路的Layout  对系统电路的元器件必需要附近运放,而且PCB走线要尽可能较短,同时要尽可能避免数字信号、晶振等干扰源。对系统电路的布局布线不合理,则不会更容易引进噪声,相当严重不会造成自激振荡。

  6、要推崇电源滤波  运放的电源滤波不容忽视,电源的优劣直接影响输入。尤其是对于高速运放,电源纹波对运放输入阻碍相当大,弄不好就不会变为自激振荡。

所以最差的运放滤波是在运放的电源脚旁边特一个0.1uF的去耦电容和一个几十uF的钽电容,或者再行串联一个小电感或者磁珠,效果不会更佳。


本文关键词:九州体育,运算,放大器,使用,必须,遵循,的,六条,军规

本文来源:九州体育-www.hebeiweilun.com

相关文章

U盘装win7系统排行榜

更多>>

U盘装系统排行榜

更多>>

系统教程排行榜

更多>>

公众号